Job Search and Career Advice Platform

Activez les alertes d’offres d’emploi par e-mail !

Stage Ingénieur : Implementation Physique Digitale (F/M)

NXP Semiconductors

Valbonne

Sur place

EUR 40 000 - 60 000

Plein temps

Aujourd’hui
Soyez parmi les premiers à postuler

Générez un CV personnalisé en quelques minutes

Décrochez un entretien et gagnez plus. En savoir plus

Résumé du poste

Une entreprise leader en microélectronique recherche un stagiaire de fin d'étude pour une durée de 6 mois dans l'équipe d'Implémentation Physique Digitale. Le stagiaire participera à l'implémentation physique de SoCs 16nm, incluant verifications physiques et analyses de timings. Diplôme Bac + 5 en microélectronique requis. Un bon niveau d'anglais est attendu.

Qualifications

  • Dernière année d’école d'ingénieur en microélectronique.
  • Niveau Bac + 5 requis.
  • Anglais requis pour un travail dans une équipe internationale.

Responsabilités

  • Conduite du flot d’implémentation physique sur les sous-systèmes.
  • Vérifications physiques (DRC, LVS, antenna, électromigration).
  • Analyse statique des timings et mise en œuvre d’ECO.

Connaissances

Connaissances en langage Verilog
Connaissances en SystemVerilog
Connaissances en Perl
Connaissances en Python
Connaissances en TCL
Compétences UNIX
Anglais (niveau professionnel)

Formation

Master dans le domaine de la microélectronique ou conception de circuits intégrés
Description du poste
Contexte

Nous recrutons un stagiaire de fin d’étude sur une durée de 6 mois pour rejoindre l’équipe Implémentation Physique Digitale en charge de l’implémentation physique de SoC en 16nm.

Vos missions

Le(a) stagiaire prendra en charge/réalisera une ou plusieurs des missions suivantes:

  • Conduite du flot d’implémentation physique sur les sous-système : synthèse topographique, placement des standard cells, construction du réseau d’horloge, routage des signaux, analyse de la congestion, convergence timing, optimisation de la consommation.
  • Vérifications physiques (DRC, LVS, antenna, électromigration power et signaux)
  • Analyse statique des timings, implémentation d’ECO, vérification formelle.
Votre profil
  • Niveau d’études : Bac + 5, dernière année d’école d’ingénieur en micro‑electronique / conception de circuits intégrés.
  • Connaissances en langage Verilog et/ou SystemVerilog
  • Connaissances en langages Perl et/ou python, TCL, unix.
  • Un bon niveau d’anglais est exigé.
Context

We are looking for an intern for six months to join the Digital Physical Implementation team, in charge of physical implementation of SoC 16nm.

Your responsibilities

The intern will be responsible for/perform one or more of the following tasks :

  • Take charge of physical implementation flow for a sub-system : topographical synthesis, placement, clock-tree synthesis, routing, timing closure…
  • Physical verification (DRC, LVS, antenna, electromigration…)
  • Static Timing Analysis, ECO implementation, equivalence checking.
Your profile
  • Education level : Master Degree / last year of engineering school in microelectronics / ASIC design
  • Knowledge in Verilog and/or SystemVerilog
  • Knowledge in Perl and/or Python, TCL, Unix.
  • A good level of English is required, working in an international multi-site team.
Obtenez votre examen gratuit et confidentiel de votre CV.
ou faites glisser et déposez un fichier PDF, DOC, DOCX, ODT ou PAGES jusqu’à 5 Mo.