Job Search and Career Advice Platform

Activez les alertes d’offres d’emploi par e-mail !

Ingénieur/e firmware FPGA

Apside

Rennes

Sur place

EUR 36 000 - 48 000

Plein temps

Hier
Soyez parmi les premiers à postuler

Générez un CV personnalisé en quelques minutes

Décrochez un entretien et gagnez plus. En savoir plus

Résumé du poste

Une entreprise technologique située à Rennes recrute un Ingénieur firmware FPGA. Vous serez chargé de rédiger des spécifications fonctionnelles et de coder en VHDL des blocs fonctionnels. Un BAC+5 et 4 ans d’expérience en FPGA sont requis. Les avantages incluent un package salarial attractif, des formations, et des événements communautaires. Le poste inclut également une option de télétravail.

Prestations

Carte ticket restaurant Swile
Prime de mobilité
RTT
Accord télétravail
Mutuelle
Prime de cooptation
Communauté techlead
Tech Dej mensuel
CSE

Qualifications

  • 4 ans d’expérience en FPGA requises.
  • Anglais professionnel apprécié.
  • Capacité à rédiger des spécifications fonctionnelles.

Responsabilités

  • Rédiger les spécifications fonctionnelles du design FPGA.
  • Coder en VHDL les blocs fonctionnels.
  • Analyser la timing et l’occupation des ressources.

Connaissances

VHDL
FPGA
Traitement Numérique du Signal
C

Formation

BAC+5

Outils

Vivado/Vitis
Quartus Prime
ModelSim
Active-HDL
Description du poste

Apside fait maintenant partie de CGI!

Contexte
  • Clients: Défense, Spatial, TV numérique, Télécom
  • Équipe: 5 à 10 personnes, échanges collaboratifs
  • Méthode de travail: Cycle en V
  • Rôle: Ingénieur firmware FPGA
  • Environnement technique: FPGA, SoC, Intel/Altera, AMD/Xilinx, Actel/Microsemi, VHDL, C, Vivado/Vitis, Quartus Prime, ModelSim, Active-HDL, Traitement Numérique du Signal
Missions
  • Rédiger les spécifications fonctionnelles du design FPGA
  • Coder en VHDL les blocs fonctionnels et les simuler unitairement
  • Rédiger un plan de simulation globale du FPGA
  • Coder l’environnement Test Bench du FPGA et simuler le fichier top du design
  • Analyse de timing et d’occupation des ressources
Localisation
  • Rennes et périphérie (30 minutes maximum), accessible en transports en commun
Futur Apsidien, qui êtes-vous?
  • BAC+5
  • 4 ans d’expérience en FPGA
  • Anglais professionnel apprécié
  • Vous aimez partager vos connaissances, compétences et des moments de convivialité
Package salarial
  • Contrat: CDI
  • Rémunération: 36-48K€
  • Avantages groupe: carte ticket restaurant Swile, prime de mobilité, RTT, accord télétravail, Mutuelle, prime de cooptation…
  • Avantages agence: Communauté techlead, Tech Dej mensuel, participation au BreizhCamp / Agile Tour/ Devoxx, prise en charge de la mutuelle à 65%, CSE.
  • Formation: certifications techniques, cours particuliers d’anglais en interne, accès à un catalogue de formations via notre plateforme e-learning (Academy by Apside) ou via nos organismes partenaires.
Processus de recrutement
  • 📱 Echange téléphonique | Préqualification et définition de vos attentes
  • 🔎 Entretien RH | Echange sur votre parcours et votre projet professionnel, présentation du groupe et de ses valeurs
  • 🚀 Entretien Tech | Partage d’expériences, questions opérationnelles et techniques
  • ✅ Proposition | Echange avec votre futur manager, présentation de la proposition de collaboration: des missions, du salaire et des avantages
Obtenez votre examen gratuit et confidentiel de votre CV.
ou faites glisser et déposez un fichier PDF, DOC, DOCX, ODT ou PAGES jusqu’à 5 Mo.