¡Activa las notificaciones laborales por email!

Ingeniero / a de Diseño Senior HDL (FPGA)

Aytana

Sevilla

Presencial

EUR 40.000 - 55.000

Jornada completa

Hoy
Sé de los primeros/as/es en solicitar esta vacante

Descripción de la vacante

Una empresa de soluciones tecnológicas busca un Ingeniero de Diseño HDL (FPGA) Senior para trabajar en Tenerife. El candidato ideal tendrá experiencia en diseño digital y FPGAs, así como un título en Ingeniería Electrónica o similar. Las funciones incluyen el desarrollo de arquitecturas digitales y la supervisión de equipos técnicos.

Formación

  • Mínimo 3 años de experiencia en diseño digital con HDL.
  • Experiencia en diseño para FPGAs (Xilinx, Intel/Altera, Microsemi).
  • Conocimiento de protocolos de comunicación (SPI, UART, I2C, CAN).

Responsabilidades

  • Desarrollar arquitecturas digitales para aplicaciones de alto valor tecnológico.
  • Supervisar y dar seguimiento técnico a los equipos de desarrollo HDL.
  • Documentar especificaciones técnicas y resultados de pruebas.

Conocimientos

Diseño digital con HDL
Análisis de requisitos
Simulación de sistemas digitales
Colaboración en proyectos espaciales
Inglés técnico

Educación

Título en Ingeniería Electrónica, Telecomunicaciones o Industrial

Herramientas

ModelSim
Vivado
Quartus
Descripción del empleo

Aytana desarrolla, implementa y fabrica soluciones y productos innovadores para las industrias de defensa, aeroespacial, del hidrógeno y para grandes instalaciones científicas.

Buscamos incorporar a un / a Ingeniero / a de Diseño HDL (FPGA) Senior en nuestro Centro de Trabajo en Tenerife para el desarrollo de aplicaciones firmware para los sectores de Aeroespacio, Defensa y Grandes Instalaciones Científicas (GICs).

Funciones y Responsabilidades :

Análisis y Negociación de Requisitos con Cliente

Desarrollar arquitecturas digitales para aplicaciones de alto valor tecnológico, incluyendo controladores, interfaces y procesamiento de señales.

Soporte en la definición de arquitectura HW / SW de sistemas y subsistemas.

Diseñar, modelar y simular sistemas digitales usando HDL (VHDL, Verilog o SystemVerilog).

Supervisar y dar seguimiento técnico a los equipos de desarrollo HDL tanto internos como subcontratados

Realizar simulaciones funcionales y de temporización con herramientas EDA (ModelSim, Vivado, Quartus, etc.).

Colaborar con equipos de verificación, software embebido y sistemas para integración de soluciones.

Colaborar con equipos de verificación, software embebido y sistemas para el cumplimiento y trazabilidad de requisitos.

Documentar especificaciones técnicas, flujos de diseño y resultados de pruebas.

Participar en revisiones de diseño y análisis de confiabilidad para entornos extremos.

Colaborar en ofertas de nuevos equipos y sistemas y presentaciones a clientes

Requisitos :

Título en Ingeniería Electrónica, Telecomunicaciones o Industrial, especialidad de electrónica.

Mínimo 3 años de experiencia en diseño digital con HDL.

Experiencia en diseño para FPGAs (Xilinx, Intel / Altera, Microsemi).

Conocimiento de protocolos de comunicación (SPI, UART, I2C, CAN, SpaceWire deseable).

Conocimientos en el procesamiento de imágenes en tiempo real

Familiaridad con entornos de simulación y síntesis.

Capacidad para trabajar bajo estándares de calidad y confiabilidad del sector espacial (ECSS, DO-254, MIL-STD, etc.).

Inglés técnico (lectura y escritura).

Se valorará experiencia en :

Colaboración en proyectos espaciales, satélites, o sistemas embarcados en entornos extremos (espacio, defensa o GICs)

Experiencia en el desarrollo y validación de HW (ej. JTAG).

Experiencia en programación de microcontroladores (ej. ST, Microchip, NXP).

Conocimiento de técnicas de mitigación de radiación (TMR, ECC, etc.).

Otros entornos de desarrollo y lenguajes de scripting (ej.. Phyton, TCL, UML).

Uso de repositorios (ej. GIT, Subversion).

Uso de SW de gestión (ej. Jira).

Procesamiento de imágenes L1C

Consigue la evaluación confidencial y gratuita de tu currículum.
o arrastra un archivo en formato PDF, DOC, DOCX, ODT o PAGES de hasta 5 MB.