Activez les alertes d’offres d’emploi par e-mail !

Acquisition et synthèse directe de signaux pour interface de composants quantiques

CEA

Saclay

Sur place

EUR 40 000 - 60 000

Plein temps

Il y a 5 jours
Soyez parmi les premiers à postuler

Résumé du poste

Un organisme de recherche recherche un doctorant à Saclay pour développer des architectures DSP ultra-basse consommation permettant le contrôle temps réel de qubits. Le candidat idéal doit avoir une formation recommandée de l'ENS et être motivé par l'innovation dans l'informatique quantique. La localisation est à Saclay, disponible à partir du 1er septembre 2025.

Qualifications

  • Doit avoir une formation en sciences pour l'ingénieur.
  • Capacité à travailler sur des architectures DSP et en informatique quantique.

Responsabilités

  • Développer un nouveau paradigme dans les architectures DSP ultra-basse consommation.
  • Intégrer des mécanismes de streaming de données pour améliorer la latence et réduire la dissipation de puissance.

Formation

Formation recommandée: ENS
Description du poste
Description du sujet de thèse

Cette proposition de recherche doctorale vise à établir un nouveau paradigme dans les architectures DSP ultra-basse consommation et sans mémoire, permettant le contrôle temps réel de qubits avec une dissipation de puissance et une latence considérablement réduites. Contrairement aux solutions traditionnelles à base de FPGA ou de RFSoC, notre approche intègre de nouveaux mécanismes de streaming de données afin d'éliminer les goulets d'étranglement liés à l'accès mémoire, atteignant une latence inférieure à 200 ns. Le développement réussi de cette architecture fera progresser non seulement l’informatique quantique, mais aura également un impact sur les systèmes radar, l’imagerie médicale et l’exploration spatiale.

Domaine

Sciences pour l'ingénieur

Sujets de thèse

Acquisition et synthèse directe de signaux pour interface de composants quantiques

Contrat

Thèse

Description de l'offre

Cette proposition de recherche doctorale vise à établir un nouveau paradigme dans les architectures DSP ultra-basse consommation et sans mémoire, permettant le contrôle temps réel de qubits avec une dissipation de puissance et une latence considérablement réduites. Contrairement aux solutions traditionnelles à base de FPGA ou de RFSoC, notre approche intègre de nouveaux mécanismes de streaming de données afin d'éliminer les goulets d’étranglement liés à l’accès mémoire, atteignant une latence inférieure à 200 ns. Le développement réussi de cette architecture fera progresser non seulement l’informatique quantique, mais aura également un impact sur les systèmes radar, l’imagerie médicale et l’exploration spatiale.

Université / école doctorale

Physique et Ingénierie: électrons, photons et sciences du vivant (EOBE) – ENS Paris

Localisation du sujet de thèse

Site

Saclay

Critères candidat

Formation recommandée: ENS

Demandeur

Disponibilité du poste: 01/09/2025

Personne à contacter par le candidat

THEVENIN Mathieu <Mathieu.Thevenin@cea.fr>

CEA – DRF/IRAMIS/SPEC/PSR – CEA SACLAY

Mathieu THEVENIN – IRAMIS/SPEC – Bat 772 P137

+33 (0) 1 69 08 5887

Tuteur / Responsable de thèse

THEVENIN Mathieu <Mathieu.Thevenin@cea.fr>

CEA – DRF/IRAMIS/SPEC/PSR – CEA SACLAY

Mathieu THEVENIN – IRAMIS/SPEC – Bat 772 P137

+33 (0) 1 69 08 5887

En savoir plus

https://iramis.cea.fr/spec/annuaire/?uidc=s0gzNzMwNzEAAA

https://iramis.cea.fr/spec/lets/lets/

Obtenez votre examen gratuit et confidentiel de votre CV.
ou faites glisser et déposez un fichier PDF, DOC, DOCX, ODT ou PAGES jusqu’à 5 Mo.