Attiva gli avvisi di lavoro via e-mail!

FPGA Designer (Rif. 2024-221)

JR Italy

Pavia

In loco

EUR 40.000 - 80.000

Tempo pieno

24 giorni fa

Aumenta le tue possibilità di ottenere un colloquio

Crea un curriculum personalizzato per un lavoro specifico per avere più probabilità di riuscita.

Descrizione del lavoro

Un'azienda di consulenza tecnologica di innovazione cerca un FPGA Designer per lavorare nel settore delle telecomunicazioni. In questa posizione, sarai responsabile della definizione e implementazione di soluzioni algoritmiche per problemi di banda base, come il packet processing e la sincronizzazione. La tua esperienza in ambienti di sviluppo FPGA/ASIC e linguaggi di descrizione come VHDL e Verilog sarà fondamentale. Se sei appassionato di tecnologia e desideri contribuire a progetti innovativi, questa è l'opportunità che fa per te.

Competenze

  • Laurea in discipline tecnico-scientifiche richiesta.
  • Conoscenza di VHDL e Verilog per la progettazione FPGA.

Mansioni

  • Individuazione di soluzioni implementabili in modo efficiente.
  • Sviluppo e simulazione di circuiti logici in FPGA/ASIC.

Conoscenze

VHDL
Verilog
C
TCL
Python
FPGA/ASIC Development
Packet Processing
Synchronization

Formazione

Laurea in discipline tecnico-scientifiche

Strumenti

FPGA Development Environments
Office Suite
Windows OS

Descrizione del lavoro

aizoOn, società di consulenza tecnologica di innovazione, indipendente, che opera a livello globale, ricerca un / una FPGA Designer.

Il / La candidato / a sarà inserito / a nella divisione Industrial Goods & Communication di aizoOn.
Lavorerà per un nostro Cliente in ambito telecomunicazioni come FPGA Designer e opererà per definire e implementare soluzioni algoritmiche a problemi in banda base, quali packet processing, sincronizzazione, ecc. Egli/ella presterà particolare attenzione alle minimizzazione delle risorse impiegate e dei tempi di sviluppo.

La risorsa avrà le seguenti responsabilità:

  • Individuazione di una soluzione al problema che sia implementabile in modo efficiente
  • Definizione delle specifiche del blocco funzionale
  • Sviluppo e simulazione del circuito logico
  • Implementazione delle funzionalità in FPGA/ASIC, con verifica dei requisiti di occupazione risorse e timing, seguita da test a banco
  • Implementazione delle funzionalità firmware in micro embedded e test a banco
  • Supporto ad altri laboratori per integrazione e bugfix

Requisiti minimi:

  • Laurea in discipline tecnico-scientifiche
  • Conoscenza della lingua inglese
  • Conoscenza ambienti di sviluppo FPGA/ASIC
  • Conoscenza linguaggi di descrizione circuiti logici (VHDL e/o Verilog)
  • Conoscenza linguaggi di programmazione ad alto livello (C, TCL, Python)
  • Conoscenza tecnologie di circuiti logici programmabili AMD/Xilinx e/o Intel
  • Conoscenza di tematiche legate al trattamento dei dati a pacchetto e sincronizzazione di fase e frequenza in reti di operatori mobili
  • Conoscenza suite Office e O.S. Windows
Ottieni la revisione del curriculum gratis e riservata.
oppure trascina qui un file PDF, DOC, DOCX, ODT o PAGES di non oltre 5 MB.