Activez les alertes d’offres d’emploi par e-mail !

Ingénieur en Digital Front-End, ASIC / FPGA / SoC, IA & RISC-V F / H

Advans Group

Vallauris

Sur place

EUR 40 000 - 60 000

Plein temps

Il y a 2 jours
Soyez parmi les premiers à postuler

Mulipliez les invitations à des entretiens

Créez un CV sur mesure et personnalisé en fonction du poste pour multiplier vos chances.

Résumé du poste

Une société d'ingénierie basée à Vallauris recherche un ingénieur pour concevoir des circuits intégrés innovants. Vous contribuerez au développement de systèmes dans des domaines variés, incluant l'automobile et l'IoT. Les candidats doivent maîtriser des langages de description RTL et posséder une première expérience en développement ASIC ou FPGA. Ce poste vous offre l'opportunité de travailler sur des projets stimulants dans un environnement dynamique.

Qualifications

  • Première expérience en développement d'ASIC ou en prototypage FPGA.
  • Maîtrise d'un langage de description RTL.
  • Aptitude à travailler en équipe et à communiquer en anglais.

Responsabilités

  • Collaborer à la définition des spécifications du circuit intégré.
  • Développer des descriptions de modules en utilisant VHDL et Verilog.
  • Assurer la vérification des modules et superviser l'intégration.

Connaissances

VHDL
Verilog
SystemVerilog
anglais

Outils

Synopsys
Cadence
Mentor
Siemens
Quartus
Vivado

Description du poste

Nous sommes à la recherche de talentueux ingénieurs pour rejoindre nos équipes et contribuer à des projets stimulants dans les domaines de l'automobile, des supercalculateurs, de l'IoT et de la Défense.

En tant qu'ingénieur, vous serez un acteur clé dans le processus de conception de circuits intégrés, avec pour objectif principal l'intégration d'une intelligence artificielle via l'architecture RISC-V.

Voici les différentes tâches associées à la mission :

  • Collaborer activement à la définition des spécifications et de l'architecture du circuit intégré, en contribuant à la conception globale du projet.
  • Développer des descriptions de modules en utilisant des langages tels que VHDL, Verilog ou SystemVerilog, en mettant en avant votre expertise technique.
  • Mettre en œuvre avec précision la description RTL de ces blocs, en veillant à respecter les normes de qualité élevées.
  • Assurer la vérification approfondie des modules grâce à des tests unitaires et en mettant en pratique la méthodologie UVM pour garantir la fiabilité du circuit.
  • Superviser l'intégration au niveau top du circuit, en veillant à une cohérence optimale entre les différents blocs.
  • Élaborer et exécuter le plan de vérification en étroite collaboration avec l'équipe de vérification, en veillant à l'efficacité des processus.
  • Assurer un suivi proactif du développement, en intervenant sur la correction des bugs et en contribuant à l'enrichissement des fonctionnalités, démontrant ainsi un engagement continu envers l'amélioration du projet.

L'agence de rattachement de cette offre se situe à Nice-sophia-antipolis.L'agence de rattachement de cette offre se situe à Nice-sophia-antipolis.L'agence de rattachement de cette offre se situe à Nice-sophia-antipolis.L'agence de rattachement de cette offre se situe à Nice-sophia-antipolis.L'agence de rattachement de cette offre se situe à Nice-sophia-antipolis.L'agence de rattachement de cette offre se situe à Nice Sophia-Antipolis.

  • Maitrise d'un langage de description RTL (VHDL, Verilog, SystemVerilog).
  • Première expérience en développement d'ASIC ou en prototypage FPGA.
  • Maitrise ou connaissance d'outils de conception tels que Synopsys, Cadence, Mentor, Siemens, Quartus, Vivado.
  • Expérience dans la gestion de versions avec GIT ou un équivalent.
  • Aptitude à travailler en anglais, aussi bien à l'écrit qu'à l'oral.
Créer une alerte emploi pour cette recherche

Ingnieur • Vallauris (06), Provence-Alpes-Côte d'Azur

Obtenez votre examen gratuit et confidentiel de votre CV.
ou faites glisser et déposez un fichier PDF, DOC, DOCX, ODT ou PAGES jusqu’à 5 Mo.