Job Search and Career Advice Platform

Attiva gli avvisi di lavoro via e-mail!

Principal Digital Verification Engineer

Luxottica

Milano

In loco

EUR 50.000 - 80.000

Tempo pieno

Ieri
Candidati tra i primi

Genera un CV personalizzato in pochi minuti

Ottieni un colloquio e una retribuzione più elevata. Scopri di più

Descrizione del lavoro

Un leader nel design e produzione cerca un Principal Digital Verification Engineer a Milano. Sarai responsabile della verifica pre-silicon di blocchi IP complessi per applicazioni automotive e industriali, guidando un team di ingegneri e migliorando le metodologie di verifica. È richiesta esperienza pratica con strumenti EDA, conoscenza dei protocolli standard e una mentalità innovativa. Il lavoro offre un ambiente stimolante e opportunità di sviluppo professionale.

Competenze

  • Familiarità con i domini automotive e industriali, specialmente i sistemi di elettrificazione.
  • Esperienza pratica con strumenti EDA come Cadence Xcelium.
  • Mentalità di apprendimento continuo e capacità di innovare nelle metodologie di verifica.

Mansioni

  • Definire e eseguire piani di verifica completi in linea con le specifiche.
  • Sviluppare, mantenere e debug testbench basati su UVM/SystemVerilog.
  • Gestire casi di test, monitor e metriche di copertura.

Conoscenze

Esperienza con sistemi di elettrificazione
Conoscenza di Python
Conoscenza di protocolli standard (SPI, I2C, UART, APB)

Strumenti

Cadence Xcelium
JasperGold
VManager
Descrizione del lavoro

2 giorni fa

Role Overview

As a Principal Digital Verification Engineer, you will lead the pre‑silicon verification of complex IP blocks, subsystems, or SoCs for automotive and industrial applications, with a strong focus on electrification solutions. In addition to defining verification strategies and developing advanced test environments, you will coordinate and mentor a team of verification engineers, ensuring alignment with project goals and best practices.

Key Responsibilities
  • Define and execute comprehensive verification plans aligned with design specifications and industry standards.
  • Develop, maintain, and debug UVM/SystemVerilog‑based testbenches for RTL, gate‑level, and power‑aware simulations.
  • Create and manage test cases, assertions (SVA/PSL), monitors, and coverage metrics (code and functional).
  • Lead and coordinate a team of verification engineers, providing technical guidance, task planning, and performance feedback.
  • Drive methodology improvements and adoption of best practices, including formal verification techniques and automatic code and report generation.
  • Collaborate cross‑functionally with hardware, firmware, and system architecture teams to ensure design quality and integration.
  • Support post‑silicon validation and debug, correlating RTL and silicon behavior.
Preferred Skills
  • Familiarity with automotive and industrial domains, especially electrification systems.
  • Hands‑on experience with EDA tools (Cadence Xcelium, JasperGold, VManager).
  • Knowledge of standard protocols (SPI, I2C, UART, APB).
  • Hands‑on experience with Python, Makefile, Tcl, shell languages.
  • Continuous learning mindset and ability to drive innovation in verification methodologies.
Ottieni la revisione del curriculum gratis e riservata.
oppure trascina qui un file PDF, DOC, DOCX, ODT o PAGES di non oltre 5 MB.