Activez les alertes d’offres d’emploi par e-mail !

Stage Ingénieur Génération de modèles analogiques à partir dune librairie de briques de base (FH)

NXP Semiconductors

Toulouse

Sur place

EUR 40 000 - 60 000

Plein temps

Il y a 9 jours

Résumé du poste

Une entreprise de technologie de connectivité recherche un stagiaire en ingénierie basé à Toulouse. Le candidat devra réaliser des missions autour de la modélisation de circuits analogiques, avec une bonne connaissance des outils EDA et une expertise en conception électronique. Un bon niveau en anglais et en français est exigé.

Qualifications

  • Dernière année d'école d'ingénieur en électronique.
  • Connaissances en conception de circuits électroniques et modélisation analogique.
  • Bonne communication en français et anglais.

Responsabilités

  • Étudier des blocs analogiques existants.
  • Analyser une librairie de modèles de fonction analogique.
  • Créer des modèles analogiques simples et complexes.

Connaissances

Conception de circuits électroniques numériques et analogiques
Modélisation de blocs analogiques en Verilog-A, Verilog-AMS ou SystemVerilog
Bonne capacité de communication (verbal et écrite) en français et en anglais

Formation

Bac+5, dernière année d'école d'ingénieur en électronique

Outils

Cadence Virtuoso
Cadence Xcelium
Description du poste
Overview

Stage Ingénieur : Génération de modèles analogiques à partir d'une librairie de briques de base (F / H)

Location : Toulouse

Profile : dernière année d'école d'ingénieur en électronique

Référence de l'offre : R-100 sur

Context

NXP Semiconducteurs propose des connexions et des infrastructures pour un monde plus intelligent et offre des solutions pour une vie plus facile, meilleure et plus sûre. En tant que leader mondial des solutions de connectivité sécurisée pour les applications embarquées, NXP est le moteur de l’innovation pour le véhicule connecté sécurisé. L'équipe de vérification de la division DES (Drivers & Energy Systems) basée à Toulouse est en charge de vérifier les circuits intégrés à signaux mixtes pour l’automobile et d’assurer leur conformité par rapport à la spécification du client avant la fabrication. Nous souhaitons améliorer nos méthodologies innovantes de vérification mixte (AMS) et recherchons un/stagiaire de fin d’études sur une durée de 6 mois.

Your responsibilities

Le/la stagiaire prendra en charge / réalisera une ou plusieurs des missions suivantes :

  • Etude de blocs analogiques existants
  • Analyse d'une librairie de modèles de fonction analogique de base
  • Création de modèles analogiques simples puis complexes à partir de cette librairie
  • Etude d’automatisation de création de ces modèles grâce aux outils d’IA générative
Your profile
  • Niveau d’études : Bac+5, dernière année d’école d’ingénieur en électronique
  • Connaissances requises :
  • Conception de circuits électroniques numériques et analogiques
  • Modélisation de blocs analogiques en Verilog-A, Verilog-AMS ou SystemVerilog
  • Bonne capacité à synthétiser les concepts et à avoir une vue système
  • Bonne capacité de communication (verbal et écrite) en français et en anglais
  • La maîtrise d’un ou plusieurs outils EDA est un plus : Cadence Virtuoso, Cadence Xcelium
  • Une expérience dans l’utilisation des outils d’IA générative est un plus
  • Un bon niveau d’anglais est exigé
Additional context (English)

Engineer Internship : Automatic creation of AMS assertions (F / M)

Location : Toulouse

Profile : last year of Electronics engineering school

Reference to apply : R-100 sur

Context

NXP Semiconductors offers connections and infrastructure for a smarter world and offers solutions for an easier, better and safer life. As a global leader in secure connectivity solutions for embedded applications, NXP is the driver of innovation for the secure connected vehicle.

The verification team of the DES division (Drivers & Energy Systems) based in Toulouse is in charge of verifying integrated Analog and Mixed Signals (AMS) circuits for the automobile and to ensure its conformity with the customer specification before its manufacture. We wish to improve our innovative methodologies of mixed verification to participate in this objective of continuous improvement; we are looking for a trainee of end of study for a 6-month period.

Your responsibilities (English)

The trainee will be responsible for / perform one or more of the following tasks :

  • Study of existing analog blocks
  • Analysis of a library of basic analog function models
  • Creation of simple and then complex analog models based on this library
  • Exploration of automation for model creation using generative AI tools
Your profile (English)
  • Education level : Master Degree / last year of engineering school in electronics
  • Knowledge required in :
  • Digital and analog electronic design
  • Modeling language like Verilog-A, Verilog AMS or SystemVerilog
  • Good ability to synthesize concepts and have a system view
  • Good verbal and written communication skills in English and French
  • Knowledge of one or more EDA tools is a plus : Cadence Virtuoso, Cadence Xcelium
  • Interest in AI technologies and automation
  • A good level of English is required

More information about NXP in France...

#LI-8e4d

Key Skills

Internship, Accounts Receivable, Generator, Computer Operating, Corporate Risk Management

Employment Type : Full-Time

Experience : years

Vacancy : 1

Obtenez votre examen gratuit et confidentiel de votre CV.
ou faites glisser et déposez un fichier PDF, DOC, DOCX, ODT ou PAGES jusqu’à 5 Mo.